ESP8266 Developer Zone The Official ESP8266 Forum 2016-11-29T09:51:35+08:00 https://bbs.espressif.com:443/feed.php?f=65&t=2890 2016-11-29T09:51:35+08:00 2016-11-29T09:51:35+08:00 https://bbs.espressif.com:443/viewtopic.php?t=2890&p=10705#p10705 <![CDATA[Re: GPIO4和GPIO5上拉电阻问题]]> 如果外围没有接100k上拉电阻,那么直接调用PIN_PULLUP_EN(PIN_NAME)宏就可以拉高相应脚的电压。

Statistics: Posted by ESP_Xutao — Tue Nov 29, 2016 9:51 am


]]>
2016-10-19T11:48:56+08:00 2016-10-19T11:48:56+08:00 https://bbs.espressif.com:443/viewtopic.php?t=2890&p=10204#p10204 <![CDATA[GPIO4和GPIO5上拉电阻问题]]> -------------------------------------------------------------------------------------
Q: GPIO电平状态

除了XPD_DCDC,GPIO可以配置上拉;
关于 GPIO 的上电 IO 口默认状态为:除了 SDIO 6 根线+GPIO4+GPIO5+GPIO16 上电 IO 默认无上拉,其他的 GPIO 口均有上拉。
由于是内部配置上拉,所以如需下拉,需外部加下拉方式或者加一个三级管的反相电路。

PS: GPIO不能到5V。
GPIO4/5外接1M电阻不能上拉到高电平;需100K电阻。
-------------------------------------------------------------------------------------

我的疑问如下:

“GPIO4+GPIO5上电默认无上拉,GPIO4/5外接1M电阻不能上拉到高电平;需100K电阻。” 是否意味着GPIO4+GPIO5不能通过启动后用PIN_PULLUP_EN(PIN_NAME)宏使能上拉电阻,必须得外接上拉电阻才能实现上拉?

Statistics: Posted by mengzawj — Wed Oct 19, 2016 11:48 am


]]>